SAA1027 Schrittmotor Steuerung Valvo von 1986: Pins: 1 : n.c.= not connected 2 : Reset (Active Low) 3 : Mode ( siehe unten) 4 : externer Widerstand bestimmt Basisstrom der Ausgangs- NPN-Transistoren (nicht gefunden, wie !) 5 : Vee 6 : Open Collector Q1 7 : n.c. 8 : Q2 9 : Q3 10 : n.c. 11 : Q4 12 : Vee 13 : Vcc für interne Schutzdioden von den Q-Ausgängen zu Pin13 14 : Vcc für übriges IC 15 : Count Impulse ( Low to High) 16 : n.c. Counting Sequence Mode = L: Q1 Q2 Q3 Q4 L H L H H L L H H L H L L H H L und wieder von vorn Mode = H: L H L H L H H L H L H L H L L H so dreht der Schrittmotor in umgekehrter Richtung Grenzwerte: Vcc1, Vcc2 = 18V All inputs: 18V Current into pin 4 : max 120mA Output current: 500mA P tot = 2 W bei Tcase=25 grdC, derating bis 0 bei 125 grdC Characteristics: Icc at Vcc=12V, Pin 4 and all Outputs open: typ 4.5mA, max 6.5mA Inputs High: min 7.5V Inputs Low : max 4.5V Restspannung an Q bei 350mA: typ 500mv, max 1V bei 500mA: typ o.7 V __________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SAA1060 LED-Anzeigen- und Interface- Schaltung Leider habe ich kein komplettes Datenblatt, sondern nur einige Daten in einer Übersicht: Der SAA1060 ist eine I3L- LED-Anzeigen- und Interface- Schaltung im 24 poligen SOT101 Gehäuse. Serien- Parallelwandler mit 16bit Ausgangsstufen für 7- Segmentanzeigen, Linearscalen, 32-Segmentanzeigen im Duplexbetrieb. Serielle Bus- Schnittstelle für 18bit- Datenwörter. Zwei 16bit- Auffangregister und Ausgangstreiber. Datenübernahme Steuerung störungsarmer Duplexbetrieb Speisespannung : 4 ... 7 V Stromaufnahme : 60 mA Max. Strom pro Ausgang: 40 mA (zwei Ausgänge für 80 mA) Eingangsfrequenz 62,5 kHz Das ist schon alles. Leider keine Anschlußbelegung. _____________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SAA1061 N-MOS LED-Anzeigen- und Interface- Schaltung Leider habe ich kein komplettes Datenblatt, sondern nur einige Daten in einer Übersicht: Der SAA1061 ist eine N-MOS LED-Anzeigen- und Interface- Schaltung im 24 poligen SOT101 Gehäuse. Serien- Parallelwandler mit 16bit Ausgangsstufen für eine statische Ausgabe von Schaltfunktionen oder zum Betreiben von LED- Anzeigen. Serielle Bus- Schnittstelle für 18bit- Datenwörter. 16bit- Auffangregister und Ausgangstreiber. Adress- Codiereingänge: Vier ICs können parallel an einem Bus betrieben werden. ( Sieht so aus, als ob die ersten beiden seriellen bits mit den zwei Codiereingängen verglichen werden) Speisespannung : 5 V Stromaufnahme : 20 mA Max. Strom pro Ausgang: 15 mA Eingangsfrequenz 62,5 kHz Das ist schon alles. Leider keine Anschlußbelegung. __________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SAA7030 interpolierendes Filter für CD-Systeme aus dem Valvo Datenbuch ICs für die U-Elektronik 1986 Leider ist es ein nur zweiseitiges vorläufiges Datenblatt. Wahrscheinlich sind von diesem Typ nur wenige Serien gebaut worden, so daß es vielleicht erst wieder für den Nachfolger ein richtiges Datenblatt gegeben hat. Es ist eine NMOS- Schaltung (wie hoch der Stromverbrauch ist, ist nicht angegeben. Solche ICs hatten aber bis zu einige 100mA Betriebsstrom!). Pinbelegung: 1 : Ubb = -2,5V Speisespannung; 2 : OS = Gleichspannungsabweichung (= -3%) Ein 1) 3 : DLFD Datenausgang- links, vom L-Ausgangs-Schieberegister 4 : frei 5 : frei 6 : /CLFD Ausgang, = Datentakt der Ausgangs- Schieberegister 7 : LAT Strobe Ausgang für externes Schieberegister 8 : frei 9 : frei 10 : DRFD Datenausgang- rechts, vom R-Ausgangs-Schieberegister 11 : /OB Binärcode-Ein = Zweierkomplementcode Aus 1) 12 : Uss = Gnd = 0V 13 : Udd2 = +12V Speisespannung 14 : TEST1 Test-Ausgang 15 : test2 Test-Eingang 16 : test3 Test-Eingang 17 : DRCF Dateneingang - rechts, zum R-Schieberegister 18 : /CLFC Eingangs- Datentakt zur Steuerung 19 : CLOX Systemtakt- Eingang, zur Steuerung 20 : DLCF Dateneingang - links, zum L-Schieberegister 21 : STR1 Strobe- Eingang, zur Steuerung 22 : test4 Test- Eingang 23 : test5 Test- Eingang 24 : Udd1 = +5V Speisespannung 1) Eingang zum Zwischenspeicher/Akkumulator Das Blockschaltbild birgt kaum Informationen über die Funktion. Der Signalverlauf für linken oder rechten Kanal: Eingangsschieberegister, Schleifenschieberegister, Multiplizierer mit Koeffizienten-ROM, Akkumulator, Ausgangsschieberegister. Mehr ist nicht rauszuholen. Vor allem fehlt jede Erklärung der Testeingänge und des Testausgangs. Vielleicht wird da das interne Koeffizienten- ROM geprüft. Es scheint eine speziell auf Kundenwünsche anpassbare Schaltung zu sein. Wenn sie defekt ist, besteht wegen des ROM keine Hoffnung auf Ersatz. _____________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SAB3017 IBUS Subsystem Interface Leider habe ich für dieses IC kein Datenblatt und auch keine Pinbelegung, sondern nur folgende Kurzinformationen aus einer Typ&uum,;bersicht: N-MOS- Technik Für 7-bit Datenwörter Parallelausgabe der 6-bit IBUS- Information 3-bit programmierbare Adresse 5 Befehlsausgänge mit vier verschiedenen Flipflop- Arten (Maskenprogrammiert!) Separater Aktivierungseingang Speisespannung 5 V Strom 14 mA SAB3021 Fernbedienungssender Sender für 2 x 64 Befehle, für Infrarotübertragung. N-MOS- Technik Steuerbit umschaltbar, so zwei Geräte pro Raum bedienbar. Doppelwortübertragung, Pulsabstandscode, Impulse geträgert, für schmalbandige IR- Vorverstärker. Takt 62,5 kHz Speisespannung 6 bis 10,5 V (viel für eine Fernbedienung!) Ruhestrom 10 uA Betriebsstrom 10 mA SAB3023 Fernbedienungsempfänger Decoder für 2 x 64 Befehle N-MOS- Technik Eingang mit Formatprüfung und Doppelwortvergleich 5 bit- Eingang für die Bedienung am Gerät für 31 Befehle. Datenausgabe über seriellen IBUS. Vier 63- stufige Analogwert- Ausgänge mit Grundeinstellung. 4- bit Programmregister- Ausgänge für direkte Programmwahl. Programmfortschaltung für 12 bzw. 16 Programme. Reservebefehle Zusatz- Schaltfunktionen Speisespannung: 5 V Stromaufnahme : 20 mA Systemtakt 62,5 kHz SAB3024 Abstimmschaltung für Frequenzsynthese N-MOS- Technik CBUS- Eingang für Microcomputersteuerung Datenbus Auffangregister, 19-bit Datenwörter. Abstimmung nach dem Frequenzmessprinzip mit 14 bit Auflösung Abstimmung mit oder ohne AFC möglich. Digitaler Abstimmbereich und AFC- Hattebereich wählbar. Minimale Abstimmschritte 62,5 kHz Anpassung der Abstimm- Impulse an die Tuner- Abstimmsteileit. Lock- Indikator Ausgangssignal bei korrekter Abstimmung 4 MHz Quarz, gepuffertes Taktsignal für Microcomputer Speisespannung : 5 V Strom : 20 mA ________________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SAB82731 Dot Rate Generator From a preliminary datasheet December 1983 by SIEMENS. Pins: 1 : D7 \ Character data parallel inputs ... / 8 : D0 / 9 : PROG 1) 10: VIDEO output 11: RCLK Reference Clock output (1/6 to 1/21 of the int.Clk) 12: CCLK Character Clock output (1/3 to 1/18 of the int.Clk) 13: HDOT Half Dot shift input for character rounding. 14: CBLANK Character Blank attribute input, actice high. 15: WDEF Width defeat attribute input. 16: CRVV Character reverse video input, inverts D0 to D15. 17: DW Double Width attribute input 2) 18: W0 Clock width inputs for programming CCLK. 19: W1 20: VSS = Gnd 21: W2 22: W3 23: / CHOLD , CCLK-inhibit input used fot TAB function. 24: CSYN , CCLK synchronisation input 25: RRVV Field reverse video input 26: DCLK Dot Clock output, ECL-level, for test only 27: X1 Crystal, 1/8 of the required dot clock frequency. 28: X2 29: VT Tuning voltage 3) 30: T1 external Clock or LC-circuit. 31: T2 voltage controlled LC- circuit for PLL-VCO. 32: D15 \ parallel input for 16bit shift register, 16 dots. ... / (see pin 1) 39: D8 / 40: VCC = +5V 1) PROG is used to program default width value of CCLK and width of RCLK at the rising edge of CCLK. 2) Internal Clk and CCLK divided by 2. 3) for PLL-VCO, output controls via a filter the LC-circuit. Programming table for the clock width of RCLK (once after a system reset): PROG = 1 and D7 D6 D5 D4 RCLK period x dot clock period 0 0 0 0 16 (3 dot clock periods high + 13 low) 0 0 0 1 17 (3 + 14 and so on) ... 0 1 0 1 21 0 1 1 0 6 ... 1 1 1 1 15 Programming table for the clock width of CCLK: D3 D2 D1 D0 if PROG = 1 or W3 W2 W1 W0 if PROG = 0 CCLK clock period x dot clock period 0 0 0 0 16 (2 dot clock periods high + 15 low) 0 0 0 1 17 0 0 1 0 18 0 0 1 1 3 to 1 1 1 1 15 Clock initialization sequence: activate CSYNC Apply D0 to D7 Activate PROG rising edge of CCLK Remove PROG Signals from character ROM, clocked in by the rising edge of the CCLK: D0 to D15 Character width W0 to W3 HDOT Character Attribute Signals (CBLANK,CRVV,DW,WDEF) are clocked in by the rising of CCLK. Outside the active character field, wich is defined by the CSYNC, all attribute are ignored. Field Attribute Signals (RRVV and CSYNC) are clocked in by rising of the RCLK. Video Output: ECL , internal 50 Ohm Collector to VCC. External 50 Ohm Coax or NPN-Emitter-Follower. (All inputs TTL-Level ?) Power supply current, all outputs open : max 250 mA. DCLK cycle period : min 20ns, max 125ns; Data and Attribute setup time : min 30ns; ... hold time : o ns; Video output valid after rising edge of CCLK: max 6 ns; Video output rise = fall time: max 3 ns The full datasheet has 27 pages. _________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SAJ110 Frequency divider for organons manufactured by VALVO 1975 Old bipolar technology Each Div stage (div by 2) is a NPN- Flipflop, Bases triggered by positive impulses. One of the 2 collectors is connected to the base of an output NPN emitter follover. The base current of the output transistor is able to pull down the flipflop collector and reset the flipflop. Pins : 1 : Gnd 2 : Input DivA 3 : Input DivC 4 : Input DivE 5 : Input DivF 6 : Input DivG 7 : +9 V 8 : Output DivG 9 : Output DivF 10: Output DivE 11: Output DivD 12: Input DivD and Output DivC 13: Output DivB 14: Input DivB and Output DivA Absolute maximum ratings : Power supply voltage V7 : 11 V Inputs : 0 to Vp Outputs : 5 V ( if output switched to LOW ) Ptot = 600 mW until 25 grdC. Temp = -25 to 125 grdC. Characteristics : Input LOW : Vi <= 1 V HIGH : Vi >= 6 V Input Impedance : typ 8 kOhm Output LOW Voltage : max 0.1 V Output HIGH Voltage at R load = 2.2 kOhm to Gnd : min 7.3 V Output Impedance (of the NPN emitter follover ) : typ 120 Ohm Output Current (each output) typ 5 mA Peak : 100mA short circuit, internal limited ( If > 50 mA and input=LOW : HIGH is switched to LOW by the output ) Input frequency : 20 to 20000 Hz, ( usable 0 to 1 MHz ) Output switching time (ts=tr + tf), rise time + fall time = max 200ns Supply current, all outputs LOW : typ 21 mA ( In parentesis: This is my interpretation of strange items of the german language datasheet ) __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SAJ341A 4 decades counter/ clock (watch) The SIEMENS datasheet uses german language and has many pages of text to declare the lot of modes for this compex IC. I try to translate the most important: P-MOS technology Blocks: 4-stage BCD counter with preselect and comparator Prescaler by 10, 100, 1000 or 6000 Multiplexer for BCD- outputs and BCD- preselect- switches Oscillator for Multiplex Mode control Maximum Ratings: Vdd (to Vss=0V) : -15 V ... 0.3 V All Inputs except oszillator : -15 V... 0.3 V T op : 0 ... 70 grdC. T stg : -55 ... 125 grdC. Characteristics: Power consumption at Vdd=-12V : max 200 mW Vdd : min -13.5 V, max -10.5 V Inputs: H Voltage : min -3 V, max 0.3 V L Voltage : min -15 V, max -8 V Outputs: Pin 11 at 1mA, others at 0.5 mA : -1V (open drain P-MOS) Pins: 1 : Input A 2 : Input B 3 : Input C 4 : Input D 5 : Carry Output, L for Couter=8000 until 9999 6 : Vss = Gnd 7 : Oscillator, C to Gnd, R ( 20...100 kOhm ) to Vdd 8 : IP3 Program Input 9 : IP2 Program Input 10: IP1 Program Input 11: Comparator Output: H if counter = preselected BCD switches 12: Blocking Input: H inhibits the Clock input 13: Clock Input, active with rising edge L-H 14: L=standard, H: The Comparator output blocks the clock 15: /Reset for Counter and Prescaler and inhibits the clock 16: Vdd = -12 V 17: S1 Output 18: S2 Output 19: S3 Output 20: S4 Output 21: QA BCD Output 22: QB 23: QC 24: QD All Outputs Open Drain, externally connected to Vdd via a 33 kOhm Resistor Program Inputs: IP3 IP2 IP1 function H H L without prescaler H L H prescaler 10:1 H L L 100 : 1 L H H 1000 : 1 L H L 6000 : 1 L L H watch, time base = 50 Hz L L L watch, time base = 60 Hz H H H watch, time base =100 Hz BCD preselection Inputs: Decimal preselection 0 = LLLL BCD Outputs: 0 = HHHH Select Outputs: Active High (near Vss potential!) for QS1, than QS2, than QS3, than QS4, non-overlapping: S1 for digit 1 or watch 1 minute S2 for x10 or x10 minute S3 for x100 or x 1 hour S4 for x1000 or x10 hours Preselect Inputs: Connect S1 to the common of BCD-switch for x1 (x1 min.), S2 to the switch for x10 and so on. The sliders of the switches are ORed for the Input A...D. Diode Anode connected to the slider, cathode to the input. Resistors 33 kOhm between inputs and Vdd. Multiplex Oscillator: 47 kOhm, 33pF >> 160 kHz or input for an external oszillator: H Voltage : min -1 V, max 0.3 V L Voltage : min Vdd, max -8 V Input Frequency max 200 kHz Impulse width : min 2.5 us Rise and Fall time : max 1 us Clock Input: H Voltage : min -3 V, max 0.3 V L Voltage : min -15 V, max -8 V Input Frequency: max 10 kHz with prescaler: max 100 kHz without Comparator: max 100 kHz Impulse width : min 5 us Rise and Fall time : max 1 us If your application is a clock (watch) I have some more informations for the function of the preselection switches and the carry output. __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SAK215 elektronischer Drehzahlmesser Pins: 1 : Gnd 2 : Eingang vom Unterbrecher (ext. Störschutz- C nach Gnd !) 3 : C = 0,33uF nach Pin 4 4 : C nach Pin 3 und R (Poti) nach +Ub = Pin7 5 : open Coll. Ausgang zum Meßinstrument(10mA) nach +Ub 6 : Emitter des Ausg.-Ts., über 150 Ohm nach Gnd 7 : +Ub über 100Ohm an U Batterie= 11 bis 16 V, 25uF nach Gnd 8 : Widerstand (82 Ohm) nach +Ub Obige Werte für Vollausschlag bei 6000U/min bei einem 4-Zylinder 4-Takt-Motor, also zwei Unterbrecherimpulse je Umdrehung der Kurbelwelle. Grenzwerte: U2 = +/- 20 V I5 = -I6 = 40 mA Ptot = 500 mW Temp = -25... 65 grdC. Empfohlene Betriebswerte: Frequ. der Eingangsimpulse: max 10 kHz Tastverhältnis von I5: max 0,9 Zeitbestimmender Widerst. R4-7 :15 bis 100 kOhm Zur Einstellung des Meßwerkstroms: R6 = max 100 Ohm Spannungsabfall am Bypass-Widerstand: U7/8 = max 7 V Restspannung U5/6 = min 1V, damit der Ausgangstransistor im aktiven Bereich bleibt. Kennwerte bei Amplitude U2 = 1,6V; Impulsdauer t2 = 0,5ms; f = 250 Hz: U7 = 7,4 bis 8,2 V Stromaufnahme max 12 mA (+ Meßwerksstrom?) Eingangsspannung ohne Triggerung: U2 = -20 bis +0,5 V Triggerbereich: U2 = +1,5 bis +20V, Trigg. bei pos. Flanke. Eingangswiderstand: R2i = 7 kOhm Impulsamplitude an Pin 6 : U6 = 2 bis 2,5 N Dauer der Ausgangsimpulse: t5 = 0,64 x R7/4 x C3/4 Zum Abschluß kann ich mir weitere Kommentare nicht verkneifen: Einiges deutet darauf hin, dass an Pin 7 intern keine Z-Diode, sondern ein Comparatoreingang liegt. Pin 7 und 8 ergeben zusammen mit dem Vorwiderstand zur Batterie einen Parallel- Spannungsregler. Leider gibt es kein Blockschaltbild. Man kann die Funktion anhand der Betriebswerte also nur erahnen. Das IC soll als Frequenz - Strom - Umsetzer angeblich auch anderweitig verwendbar sein, scheint er mir aber wegen des getasteten Ausgangsstroms nicht für flinke Drehspulinstrumente geeignet zu sein. Die würden zittern uder schnarren und wohl nicht lange leben. Aber im Auto hat man wohl billige Dreheiseninstrumente verwendet. _____________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SAS261 Magnetisch betätigter kontaktloser Schalter mit Freigabeeingang, SIEMENS Pins: 1 : Os 2 : Q Aushang geht auf L, wenn F = H und B > Be = 0,065 T 3 : F 4 : Us = +4,75 bis 18 V Grenzdaten: Us = 20 V Iq = 30 mA Uf = 5 V Tj = 150 grdC. Top = 0 ... 70 grdC. Wärmewiderstand zur Umgebung: max 170 K/W Kenndaten: Einschaltinduktion: max 0.065 T Ausschaltinduktion: min 0,01 T bei 5V, 0,005 T bei 18 V Restspannung (durchgeschaltet) bei Iq=16mA : max 0,4V Signalübergangszeit von 10 auf 90% : 2 us von 90 auf 10% : 1 us ______________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
______________________________________
SCL4412B CMOS Expandable Gates Solid State Scientific Dual 4-Input NAND Gates with uncommitted output transistors Pins: 1 : IN1A 2 : IN2A 3 : IN3A 4 : IN4A 5 : Source P-FET A 6 : Drain P-FET A 7 : Drain N-FET A 1) 8 : Vss 9 : Source N-FET B 10: Drain N-FET B 11: Drain P-FET B 2) 12: IN4B 13: IN3B 14: IN2B 15: IN1B 16: +Vdd = +3...15V 1) Source N-FET A is internal connected to Vss 2) Source P-FET B is internal connected to Vdd 8-Inp NAND by connecting P-FETs in parallel and N-FETs serial. Output = connected Pins 6, 11 and 10. Dual 4-Input AND/NOR Gate by connecting N-FETs in parallel and P-FETs serial. Output = connected Pins 10, 7 and 6. The FETs are the common CMOS B-Family Output transistors having high ON resistance: N-FETs: at Vgs= 5V, Vds=3V : typ 10mA at Vgs=10V, Vds=3V : typ 15mA; at Vds=6V: typ 20mA P-FETs: at Vgs=-5V, Vds=-3V: typ -7mA at Vgs=-10V, Vds=-3V: typ -12mA, at Vds=-6V: typ -20mA __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SCL4426 CMOS Decade Couter/ 7-segment Decod./Driver SOLID STATE SCIENTIFIC It works with the CMOS 4000 Family Maximal Clock Frequency at Vdd=5V : min 1.5MHz at Vdd=10V: min 3 MHz Max Segment Driver Current: 20 mA ( Open Emitter Output from NPN Transistor ) Pins: 1 : Clock 2 : Clock Enable 3 : Diplay Enable Input 4 : Display Enable Output ( = pin3 behind a buffer) 5 : Carry Output 1) 6 : f 7 : g 8 : Vss 9 : d 10: a 11: e 12: b 13: c 14: Ungated C- segment 2) 15: Reset 16: Vdd = +3 ... +15 V 1) Carry Output =Clock divided by 10 Output, low after rising of Clock Pulse No.5 high after rising of Clock Pulse No.10: 2) low at Clock Pulse No.2 without affect of Display Enable. __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SDA2208 IR- Encoder The SIEMENS datasheet has 8 pages in german language. I try to translate the most important : Pins : 1 : Gnd 2 : Output to the IR diode 1) 3 : +Us = +4 ... +10 V, 1 uA Standby, 10mA transmitting 4 : Z2 Row 5 : Z7 6 : Z1 7 : Z6 8 : Z8 9 : Z4 10 : Z3 11 : Z5 12 : PPIN ( = Row 9 ) 13 : SH Column 14 : SE 15 : SB 16 : SC 17 : SG 18 : SD 19 : SF 20 : OSZ input, max 2V, 430...530 kHz or Parallel- Resonator to Gnd. 1) NPN open collector output, min 500mA, max 1 A at >2V Column SA = connected directly to +Us Key Matrix 8 x 8 (+ 8 for PPIN ) PPIN selects the set of commands. Each set has 8 x 8 = 64 commands. PPIN = open : Set 1 PPIN connected to SB : Set 2 and so on, until PPIN connected to SH : Set 8 Key active for max 500 Ohm between row and column. After pressing a key: First signal for level control in the receiver 256/f clock. Pause 5 x 256/f clk Start : 10 bit 1111111111 Pause 19,968 ms at 500kHz clock. Command : 10 bit Pause 117,76 ms Repeated Command ... Pause 117,76 ms Final : 10 bit Command biphase code: Signal = 1 to 0 for databit = 1 Signal = 0 to 1 for databit = 0 ( Signal = Halfbit No1 to Halfbit No2) Time for a bit : 512/f clock Startbit : 1 to 0 Following LSB Endbit = MSB LED- Impulses: ON- Time : 4/f clock Distance of Impulses : 16/fclock Codes: Key Code (without Startbit) Z1-SA 000000XXX Z1-SB 100000XXX ..... Z8-SH 111111XXX PPIN Open: XXXXXX000 PPIN-SB : XXXXXX100 PPIN-SC : XXXXXX010 ..... PPIN-SH : XXXXXX111 __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SDA3202UHF/VHF- PLL- Synthesizer Leider habe ich für den SDA3202 nur ein 2- seitiges Datenblatt mit sehr wenig Daten. Es scheint eine Vorankündigung zu sein, ist aber nicht als vorläufig gekennzeichnet. Vor allem fehlt die Anschlußbelegung! Das Blockschaltbild des PLL-ICs zeigt: einen Eingangsverstärker mit UHF/VHF-Eingang und Referenzspannungseingang, einen Festteiler durch 8, einen programmierbarer Teiler mit n=256 bis 16383, einen 4 MHz Quarzoszillator mit 2 Quarzanschlüssen, einen Referenzteiler mit q=512, den Phasen- und Frequenzvergleich mit + und - Stromquellen auf den Anschluß am inv. Eingang eines OP AMP, der extern zum Loopfilter ergänzt wird. Ferner I2C- Bus Steuerung über SCL und SDA, Latch mit 6 Schaltausgängen, 2 weitere für die folgenden Tore: Referenzfrequenzausgang über geschaltetes Tor, Prog.Teiler-Ausgangsfrequ. über geschaltetes Tor. Grenzdaten: Speisespannung: -0.3 bis 6 V Verlustleistung : 500 mW Betriebstemp. : 0 bis 70 grdC: Eigenschaften: Eingangsfrequ. : 16 bis 1300 MHz Frequenzraster: 62,5 kHz Einstellteiler: 256 bis 32766 (anders als im Blockschaltbild!) Eingangsempfindlichkeit: 6 mV bei 300 kHz ( mich würde auch 1300MHz interessieren ! ) Stromaufnahme : 50 mA Schade, SIEMENS hat damals sonst bessere Datenblätter gehabt. ______________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SFC2300 Spannungsregler THOMSON Dies ist wohl ein Nachbau des bekannten LM300 Standards. Die Anschlüsse des Metallgehäuses von der Drahtseite gesehen im Uhrzeigersinn: Bei der Nase ist Pin 8. 1 : + Current Limit Input= Output of Booster 2 : Booster Output (to Base of PNP-Ts) 3 : Power Supply, unregulated 4 : Gnd 5 : Reference Bypass 6 : Feedback = Comparator-Input 7 : Compensation 8 : - Current Limit Input= Regulated Output Zwischen 1 und 8 liegt immer der Strommesswiderstand, wobei die Last mit 8 verbunden ist. Ohne externen Booster, und mit 10 Ohm zwischen 1 und 8 ist der Laststrom auf typ. 27mA begrenzt. Das ist der höchste direkt erlaubte Strom. Der einfachste Booster: Ein PNP-Transistor mit Emitter an Pin 3, Basis an Pin 2 und Collector an Pin 1. Am häufigsten findet man einen ebenso angeschlossenen PNP-Ts, dessen Collector die Basis eines NPN-Leisungstransistors steuert. Der Collector des NPN ist dann mit Pin 3 und sein Emitter mit Pin 1 verbunden. Die Einstellung der Ausgangsspannung ist immer ein Spannungsteiler von Pin 8 nach Pin 4(Gnd) mit Abgriff (Potischleifer) an Pin 6. Der Kompensationskondensator zwischen Pin 6 und Pin 7 scheint unkritisch zu sein ( im Datenblatt 47pF ), aber wenn man die Ausgangsspannung bis in die Nähe der Referenzspannung (typ 1,7V) herunterdrehen will, kann eine Vergrößerung (einige 100pF) erforderlich werden, damit der Regler nicht schwingt. Von Pin 5 nach Gnd wird 0,1 uF Folie empfohlen. ______________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SFC2301 This is a Thomson second source for the well known LM301. Pins for the standard dual in line: 1 : Balance 2 : Inv Input 3 : Noninv Input 4 : -V 5 : Balance 6 : Output 7 : +V 8 : Compensation ( C to Pin 1 ) __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SFH600-2 Optocoupler ISOCOM Infrared LED + Phototransistor in 6-pin DIL: Pins: 1 : LED Anode 2 : LED Cathode 3 : 4 : Emitter 5 : Collector 6 : Base Isolation Breakdown Voltage: 2800 V RMS Forward Current, continuous : max 60 mA PIV LED at 100uA : min 6 V (Peak Inverse Voltage ??) BVCEO at 1mA : min 70 V ( Breakdown Voltage Coll-Emitter of Foto-Ts ) Current Transfer Ratio at If=10mA: min 100 %, max 200 % Dark Iceo at Vce=10V: max 35 nA VCEsat at If=10mA,Ic=2.5 mA : max 0.4 V __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SFH910 Gabellichtschranke From a SIEMENS datasheet in the databook FOTO Detektoren 1991. German Language, I try to translate, but I have problems with the special datas for Foto Detectors. Pins: I think, the following pinning is bottom view: ____________________ | 6 \ | 2 5 | | 0 0 | | 1 4 | |________________3___/ 1 : Anode 2 : Kathode 3 : Gnd 4 : Directional Output - Rotor clockwise/coutercw. 5 : Clockpulse Output 6 : +Ub = 4...18 V Pin 4 + 5 needs external 330 Ohm Pull Up resistors (to +5V). The LED Pin 1 needs 330 Ohm to +5V for normal function. __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SG3627 Dual High-Current Output Driver SILICON GENERAL Pins : 1 : Collector of Sink NPN Ts (A) 2 : Emitter of Sink NPN Ts (A) 3 : Invert Input (A) 4 : Noninv. Input (A) 5 : Gnd 6 : Noninv.Input (B) 7 : Emitter of Sink NPN Ts (B) 8 : Collector of Sink NPN Ts (B) 9 : Current Sense (B) 10: Emitter of Source NPN Darlington (B) 11: Collector of Source NPN Darlington (B) 12: Invert Input (B) 13: Vcc 14: Collector of Source NPN Darlington (A) 15: Emitter of Source NPN Darlington (A) 16: Current Sense (A) Standard Application: Current Sense Resistor between 9 and 10 (15 and 16), 2 (7) to Gnd , 14 (11) to Vcc. Inputs with Internal Pull UP Resistors. Absolute Maximum Ratings: Vcc = 20 V Output Collector Voltage = 20 V Input Voltage : -0.3 to 5.5 V Input Current : 10 mA Output Current: 500 mA , peak (<2% duty cycle) : 1A Tj = 175 grdC. Tstg = -65 to 150 grdC. Characteristics : Input Threshold typ 2V Source Darlington Vce(sat) at I=300mA : typ 1.2V, max 1.9 V Sink Ts Vce(sat) at I=300mA : typ 0.5V, max 0.7V Current Limit Sense Voltage : min 0.6V, max 0.9 V Response Time (Collector Load = 24Ohm) LH : typ 300 ns, HL : typ 100 ns __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SG3629R High-Current Floating Switch Driver Metal Can Pins: 1 : +Vin = Collector of Source NPN Darlington 2 : -Vin 3 : Sink Drive = Base Of NPN Darlington 4 : Sink Emitter (= Gnd if not floating) 5 : Sink Collector of NPN Darlington 6 : Sink Gate, Base of a NPN shorting the Sink Drive to Gnd. 7 : Current Sense 8 : Source Clamp = Base of the Source Darlington 9 : Source Emitter Absolute Maximum Ratings : Vin and Vce : 20V Source Current : 2A Sink Current : 3A Sink Rectifier Current : 2 A peak (2 internal diodes from Sink Emitter to -Vin and to +Vin ) Tj = 175 grdC. Tstg = -65 to 150 grdC. Characteristics: Source Darlington Vce(sat) at I=1A : typ 2V, max 3V Sink Darlington Vce(sat) at I=1A: typ 1.5V, max 2V Standard Application with a push-pull-transformer having the tap connected with the Emitter of the driven Power NPN Ts. The upper pole of the transformer is connected with +Vin, the other with -Vin and via 2 kOhm with Sink Drive. The Current Sensing Resistor is between 7 and 9, the Base of the Power Ts is driven from 5 and 7/9. To complete the floating circuit one need a 20uF Capacitor between 4 and the middle tap of the driver transformer. In this Circuit the Source Darlington is used for Current Limiting only, the Source Clamp Input is open. If this input is used, it is connected via a diode to the Collector of the driven Power Ts for anti-Saturation Clamp. This IC is difficult to understand and there are some differences between the Internal Circuit Diagram and some Application Diagrams. __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SG3823 NPN Transistors + Darligton Array Pins : 1 : E 3 2 : B 3 3 : C 3 4 : E2 Darlington 2 5 : B2 = E1 (Darlington 2 ) 6 : B1 Darlington 2 7 : C Darlington 2 8 : C Darlington 1 9 : B1 Darlington 1 10 : B2 = E1 (Darlington 1 ) 11 : E2 Darlington 1 12 : C 4 13 : B 4 14 : E 4 and Substrate Absolute Maximum Ratings : Vceo = 40 V Collector Substrate Voltage : 40 V Vceo = 25 V Vebo = 5 V Ic = 20 mA Pd = 300 mW each Ts. Ptotal = 600 mW Tj = 0 to 70 grdC. Tstg = -55 to 125 grdC. Characteristics : Forward Current Transfer Ratio at Vce=5V, Ic=1mA : min 50, typ 100, max 400 at Vce=5V, Ic=10mA : typ 80 Vce(sat) at Ic=10mA, Ib=1mA : typ 0.5 V Gain Bandwidth Product at Vce=5V, Ic=3mA : typ 950 MHz Collector Substrate Capacitance at Vcs=5V, Ic=0 : typ 2 pF Collector Base Cap. at Vcb=5V : typ 0.4 pF Noise Figure at Vce=5V, Ic=0.1 mA, f=1 kHz, Rs=1kOhm : typ 4 dB Input Offset Voltage for any two Ts : max 5 mV Inp. Offset Current : max 4 uA I don't find characteristics for the darlington. I think he consists of two transistors as Ts3 and Ts4. __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SI1050 Hybrid Audio Power Amplifier SANKEN Pins: 1 : Not connected, spare 2 : Bias noise suppression capacitor for the + input. 1) 3 : + input, internal resistor to Pin 2. 4 : Gnd for input 1) 5 : Gnd for the output 1) 6 : Feedback, internal R to the inv. input of the OpAmp. 2) 7 : Output, Push Pull, antiparallel Diodes to Gnd and to +Vs. 8 : Not Connected 9 : Power Supply +Vs 10: Not Connected 1) Rs to Pin 5 and Pin 9 make half the power supply voltage. With split (dual) power supply this pin is connected to Gnd and pin 5 to -Vcc. Pin 4 is unused. 2) The IC has an internal feedback resistor from the output to the not directly accessible inverting input. If Pin6 is connected to Gnd via a capacitor, the Gain is typ 30 dB. Shortform datas: Vs = 66 V or +/- 33 V Maximum rms power at Load = 8 Ohm. 1 kHz, 25 grdC., 0.5% harmonic dist.: 50 W Idling current typ 20 mA The output is current limited, but I don't see the exact value. The application has parallel to the speaker 0.05 uF serial with 10 Ohm, 1/4Watt to avoid instabilities. __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SI82406Z Schaltregler Ich habe ein Datenblatt der SI-80 000 Z Serie, auf dem der Si82406Z mit verzeichnet ist. Pins : 1 : Gnd für Spannungssensor Eingang 2 : CS ( 5000pF nach Gnd) 3 : +S Spannungssensor Eingang, mit Ausgangsspannung hinter der Siebung verbinden 4 : 10nF nach Pin3 5 : Gnd, Lastseitiger Anschluß des internen Strommess- Rs 6 : Eingangsseitiger Anschluß des internen Strommess widerstandes (- Netzgleichrichter) = Anode der int. Diode. 7 : + vom Netzgleichrichter, Collector des internen NPN- Leistungstransistors. 8 : Ausgang, Emitter des int. Leistungs-Ts. und Cathode Diode. Hier extern 10nF nach Pin6 (also parallel zur Diode) und die Speicherdrossel (min 100uH) Absolute Maximum Ratings: DC Input Voltage : 70 V Output Current : 6.5 A Ptot = 40 W Tj= Tstg= -30 to 125 grdC. Characteristics : DC Input Voltage at Iout = 6 A : min 32 V, max 60 V Output Voltage at Vi=45V, Iout=3A : min 23.8V, typ 24 V, max 24.2 V Frequency : 19 ... 24 kHz Current Limiting Starting Range : 6.5 ... 8 A Obige Werte sind bei Beschaltung als 24V Regler gültig. Es lassen sich mit anderer Beschaltung auch andere Spannungen und Strombegrenzungen einstellen. ______________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SM-IS2103 GaAs MMIC SPDT Switch I possess a small OLEKTRON datasheet only: Pins : 1 : RF Common 2 : Gnd 3 : RF 1 4 : Control Input 1, for Common to RF1, 5 : Control Input 2, for Common to RF2, 6 : RF 2 7 : Gnd 8 : Gnd Characteristics: Control Voltages : Low (for Loss) : min -4 V DC, max -8.5 V DC High(for Isolation): min -0.5V DC, max +0.2V DC Control Current at -5V : max 30 uA at -8V : max 300uA Rise/Fall Time (10% to 90%) : typ 2 ns Video Feedthrough at Vc1=0, Vc2=-5V, PRF=1MHz, duty cycle=50% : typ 20mV 1 dB Compression Point(Input) at 50 MHz : typ +20 dBm at 500 to 2000 MHz : typ 28 dBm Insertion Loss: DC-100MHz : max 0.7 dB DC-500MHz : max 0.8 dB DC-1000MHz: max 0.9 dB DC-2000MHz: max 1.2 dB Isolation: DC-100 MHz: max 50 dB min? DC-500 MHz: max 40 dB DC-1000MHz: max 30 dB DC-2000MHz: max 25 dB VSWR: DC-100 MHz: max 1.15:1 DC-500 MHz: max 1.2:1 DC-1000MHz: max 1.3:1 DC-2000MHz: max 1.5:1 For the following footnote I don't find the Item: When either RF output is OFF, it is shorted to package Gnd through its respective shunt FET. What happens if either output is ON ?? __________________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SN4932 Zweifach 8-bit Schieberegister Dazu habe ich leider kein vollständiges Datenblatt, sondern nur ein sehr schlecht lesbares Fragment. Ich habe mir mal die große Lupe geholt und das Wichtigste herausgesucht: Pins : 1 : /CP1 2 : Input 1 3 : Output 1 4 : /CP2 5 : Input 2 6 : Output Q2 7 : Gnd 8 : Output /Q2 9 : n.c. 10: n.c. 11: +Vcc 12: n.c. 13: n.c. 14: Output /Q1 Scheint TTL zu sein, Technologie wie SN74xx- Familie Maximum Fan-Out from Output Q1 : 5 Maximum Fan-Out from Outputs Q2 and /Q2 : 10 Fan Out von /Q1 steht definitiv nicht da. Wahrscheinlich war man davon ausgegangen, dass Pin 3 immer mit Pin 5 verbunden ist, um so ein 16- bit Schieberegister zu erhalten. Dann ist /Q1 uninteressant. Der Clock geht dann parallel an Pin 1 und 4. Ich habe leider garkeine Schaltzeiten usw.. Aber ich denke, Sie können die Zeiten von irgendeinem anderen einfachen Schieberegister (ohne parallele Ein/Ausgänge) der 7400er Familie ansetzen. ______________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SN55234 Zweifach- Leseverstärker. Pins: 1 : NC 2 : Input 1A1 3 : Input 1A2 4 : -Vref 5 : +Vref 6 : Input 2A1 7 : Input 2A2 8 : Vcc-, -5V 9 : Gnd = 0 V 10: NC 11: 2S = Strobe 12: 2W = Output 13: Gnd 14: 1W = Output 15: 1S = Strobe 16: Vcc+, +5V Die Eingänge gehen auf Differenzverstärker, deren Ausgänge nicht, wie bei Operationsverstärkern, in ein unsymmetrisches Signal gewandelt werden. Stattdessen werden die Kollektoren über am Emitter zusammengeschaltete Emitterfolger geODERt. Also eine Zweiweggleichrichtung oder Ampltudendemodulation. ______________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SN55325 Kernspeicher- Treiber Pins: 1 : Collector Treibertransistor A und B 2 : W = Emitter Treiber A 3 : Input A 4 : S1 = Strobe Treiber A und B 5 : S2 = Strobe Treiber C und D 6 : Input C 7 : Y = Collector Treiber C 8 : Gnd = Emitter C und D 9 : Vcc1 = +4.5V, max +7V 10: Z = Collector Treiber D 11: Input D 12: R internal to Vcc2 13: Node R, normalerweise mit Pin 12 verbunden 14: Input B 15: X = Emitter Treiber B 16: Vcc2 = +15V, max +25V Wenn die Ausgänge X und Y, bzw W und Z verbunden werden, ergibt sich ein erdfreier Brückentreiber. ______________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!
__________________________________
SN 72 L 044 N Quad Op.Amp. from a preliminary brief info, dated 1975: Pins: 1 : Out1 2 : InvIn1 3 : NonInvIn1 4 : -Vcc for 1 and 4 5 : noninvIn2 6 : InvIn2 7 : Out2 8 : +Vcc for 2 and 3 9 : Out3 10: InvIn3 11: NoninvIn3 12: -Vcc for 2 and 3 13: NoninvIn4 14: InvIn4 15: Out4 16: +Vcc for 1 and 4 Perhaps this Case contains 2 Chips. The Pinning is identical if you use 2x SG1458 or 2x N5558 or 2x SN72558 or equivalent 8-pin types back to back. Characteristics: Bias Current : 400 nA Output Voltage Peak to Peak at +/-15V , at R load min 10 kOhm: 20V Open Loop Gain at R load = 10 kOhm : 1000 Short Circuit Current : 6 mA Quiescent Current, Output open : 250uA all other datas similar to the ...558 types ______________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SN75232 Sense Amplifier Pins : 1 : n.c. 2 : In A1 3 : In A2 4 : -Vref 5 : +Vref 6 : In B1 7 : In B2 8 : Vcc- 9 : Gnd1 ( for input circuits ) 10: n.c. 11: Strobe B 12: Output B 13: Gnd2 ( for output circuits ) 14: Output A 15: Strobe A 16: Vcc+ Function Table: Inputs Output A,B S ________________ H H L L X H X L H Definition of Logic Levels for Strobe: Input= H L Vi >= Vih(min) Vi <= Vil(max) Vih , Vil as defined for TTL Definition of logic levels for the differential voltage (Vid) between A1 and A2. For these circuits, Vid is considered positive regardless of which terminal is positive with respect to the other. Input= H L Vid >= Vt(max) Vid <= Vt(min) Different Input Threshold Voltage (Vt) is defined as the dc differential input voltage Vid required to force the output of the sense amplifier to the logic gate threshold voltage level: Vt at Vref=15 mV : min 11 mV, typ 15 mV, max 19 mV at Vref=40 mV : min 36 mV, typ 40 mV, max 44 mV Common Mode Input firing Voltage : typ +/- 2.5 V ______________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
SP8634, 8635, 8637 ECL BCD Counter Plessey The SP8634 /35 /37 are uncommon ECL BCD Counters (700/600/400 MHz) having an ECL to TTL converter for the Carry Output. It is made using the technology of other Plessey prescalers. But I think the function of BCD couter you will find easier in ECL- Logic families, without the on-chip ECL-TTL- converter of course. Pins : 1 : Bias Decoupling: external 30 pf to ECL-Gnd 2 : A 3 : Reset (TTL) 4 : n.c. 5 : Vee = -5.2 V 6 : n.c. 7 : B 8 : C 9 : ECL Carry Output 10: D 11: TTL Carry Output 12: Vcc = ECL-Gnd 13: n.c. 14: Clock Input (AC- coupled, internal bias) 15: n.c. 16: Clock Inhibit Input (ECL) Open Collector Outputs DCBA via 10 kOhm external to +5V, Open Collector Carry Output via 5 kOhm external to +5V, External pull up resistor 1.8 kOhm for Reset Input ______________________________________
Without guaranty! Mistakes are possible. Please ask via email if you find a strange value!
__________________________________
Alle Angaben ohne Garantie. Fehler beim Abschreiben sind möglich. Wenn Sie seltsame Werte entdecken, scheuen Sie sich nicht, per email nachzufragen!